PCB設計對靜電(Dian)放電(Dian)電流産生的場效應的解決方法
歡迎[Ying]光臨惠州新塘通讯设备有限(Xian)公司官網!
您當前的(De)位置: 首頁 ?>? 新聞動[Dong]态 ?>? 行業新聞

行(Hang)業[Ye]新聞

PCB設計對[Dui]靜(Jing)電放電電流産(Chan)生的[De]場效[Xiao]應的解[Jie]決方法

發布(Bu)時間:2017-09-26 點擊數:載入中...

PCB設計技術産生影響的有下面(Mian)三(San)種效應 :?

??? 1.靜電放電之前[Qian]靜電場的效(Xiao)應?
??? 2.放電産生的電荷注入效應?
??? 3.靜[Jing]電放電電流産[Chan]生的場效應?

??? 但[Dan]是,主要是對第[Di]三種效應産[Chan]生影響。下面的讨論将(Jiang)針對第三條所[Suo]述的(De)問題(Ti)給出設計指南。


? ? 通常,源于[Yu]接收電路之間的(De)場耦合可以通過下列方式之一減[Jian]小(Xiao):?

??? 1.在源端使(Shi)用濾波器以衰減信号?
??? 2.在接收端使用(Yong)濾[Lü]波[Bo]器以衰[Shuai]減信号?
??? 3.增加距[Ju]離以減小耦合?
??? 4.降低源和[He]/或接收電[Dian]路的天線效果以(Yi)減小耦合?
??? 5.将[Jiang]接(Jie)收天線與發射天線(Xian)垂直放置以減小[Xiao]耦合?
??? 6.在(Zai)接收天線與[Yu]發射(She)天線之間加屏蔽[Bi]?
??? 7.減小發射及接收(Shou)天線[Xian]的阻抗來(Lai)減小電場耦合(He)?
??? 8.增加發(Fa)射或接收天線之一的阻抗來減小磁場耦合?
??? 9.采[Cai]用一緻的、低阻[Zu]抗參考平面(如同多層PCB設計所提供的)耦合信号,使(Shi)它們保持共模方[Fang]式?

??? 在具體PCB設計中,如電場或磁場占主(Zhu)導地位,應用方法7和8就可以解決。然而,靜電放[Fang]電[Dian]一般同時産(Chan)生電場和磁場,這說明方(Fang)法(Fa)7将改善電場的抗[Kang]擾度,但同時會[Hui]使(Shi)磁場的抗擾(Rao)度降(Jiang)低。方法8則與方法7帶來的效果相反(Fan)。所以,方法(Fa)7和8并不是[Shi]完善的解[Jie]決方[Fang]案。
相關新聞
upYnOIJYapvZ2hkJQIUN2UlgyStbYGHzn5XJ20QSr4Aa1lXA4+cT4szJ7TeTt1cmB1U31hoxqSwq3CgUJuu0Nilz5GOUzXn1JZuNXlBNBuOhP5/STTDmjbIbE6bSMooLQM3/CMPSl9lyE/akg/bSWlpc0baIElsgVUrgWI4M8OxzQsrRqiLKGBFWserqclwOpVsJu1ZEEMQ=